0004(<(@(l(m(o(4t(H(J(4=)Pr)3)7)I/*3y**0G+ex++o,[,Y--s../[0u011)2/22(3(3(3/41F4Xx4%4%4(5(F52o5[515?06(p6)6.656 (7/57.e77777 7 88 .888S8Z8u888888(8909B9[9{999999 ::9:P:_:v:::G: ;#;;B;~;;;;;=<&A<h<$<"<-<<-=3A=u==3=#= >(> ;>%F>)l>%>!>!>$?%?MYM rMMM+MM"N*N*FN%qN#N7N N=O7RO!O5O"O P &P GPhP!P PP2P1Q,PQ+}Q2Q2Q)R9RRR)fR!R'R'R'S*S:BS}SSSSSSTT8TVTtTTTT"TT" U.UNUkUUU!UEU'%VMViVV1V9V)W4QƜ#/<&l&$&ߝ2696pCL@8Dy\H6d89*G-a))ϡ5P/67A51,g0#ţ8jܤ/ >=|.5ݥR&>y=I1@'r0"˧W Tc!"ڨ%#(<$e$A%.'FCn;0:#ZW~J֫#!9E&((Ϭ('!#I$m!43--K4y4+*-;/i**į* P;!!а5'K,s,,ͱ,'!;=]2!!*$#O.s$\dz2$ W/x%EδG6\D<صFp\EͶ@RTt<NYo;MToL<_Np>\Pr<_Np<\Np<YNp;VMo:PLn<GNo0C.tJEN4M6ISRRAS;u)9/&i. =Rq+,.CPS8715G2}$011.c/6,E d:-!%6BK-PUW0!3%B)h:!<'<d<>.LO^bQ c8"L--7[1$6)!Kk-Ga5{0&I643$&5ET+*(50fyEFA&2h4$&56RERM"Mp> & 1<L\-|%8(+?'k0' *&?1f00.')&Qx4!3:oGlKBa>.pd9"#%*</^'vxC+lO<6uB\I-(sV"4wI}fe $?sG\/*S|Nmt.rL {Q M|SXf)^N~%b@k7-c#ejyJ)Ag55$64A D[HWM390h81PKYuR!Y, (zLU0&]UZk bV?mio_t{C[FQhgaWq 2n}=7d pO=c H>y X8F+Rw~v_E;i:rq'J;3]E,Z&j2!T1xPDnT@z`` 3D(X(: Y  no-aliases Use canonical instruction forms. numeric Print numeric register names, rather than ABI names. For the options above, the following values are supported for "%s": aliases Do print instruction aliases. compact-assembly Do not emit a new line between bundles of instructions. debug_dump Temp switch for debug trace. no-aliases Don't print instruction aliases. no-compact-assembly Emit a new line between bundles of instructions. no-notes Don't print instruction notes. no-pc Don't print program counter prefix. ctx4 Force disassembly using 4-context mode. ctx8 Force 8-context mode, takes precedence. notes Do print instruction notes. pretty Print 32-bit words in natural order corresponding to re-ordered instruction. The following AARCH64 specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following ARC specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following ARM specific disassembler options are supported for use with the -M switch: The following BPF specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following KVX specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following LoongArch disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following MIPS specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following NFP specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following PPC specific disassembler options are supported for use with the -M switch: The following RISC-V specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following S/390 specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following i386/x86-64 specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): Warning: disassembly may be wrong due to guessed opcode class choice. Use -M to select the correct opcode class(es). Warning: illegal use of double register pair. pseudoc Use pseudo-c syntax. v1,v2,v3,v4,xbpf Version of the BPF ISA to use. hex,oct,dec Output numerical base for immediates. addr16 Assume 16bit address size addr32 Assume 32bit address size addr64 Assume 64bit address size amd64 Display instruction in AMD64 ISA att Display instruction in AT&T syntax att-mnemonic (AT&T syntax only) Display instruction with AT&T mnemonic data16 Assume 16bit data size data32 Assume 32bit data size i386 Disassemble in 32bit mode i8086 Disassemble in 16bit mode intel Display instruction in Intel syntax intel-mnemonic (AT&T syntax only) Display instruction with Intel mnemonic intel64 Display instruction in Intel64 ISA suffix Always display instruction suffix in AT&T syntax x86-64 Disassemble in 64bit mode # internal error, undefined modifier (%c)# internal error, undefined operand in `%s %s'# internal error, unknown tag in opcode template (%s)$%dsp16() takes a symbolic address, not a number%dsp8() takes a symbolic address, not a number'LSL' operator not allowed'ROR' operator not allowed(DP) offset out of range.(SP) offset out of range.(unknown)*illegal**unknown operands type: %d**unknown*, , .21-bit offset out of range64-bit address is disabled [[][]:ABORT: unknown operandAn error occurred while generating the extension instruction operationsAssume all insns are Thumb insnsAttempt to find bit index of 0BO value implies no branch hint, when using + or - modifierBad immediate expressionBad register in postincrementBad register in preincrementBad register nameBiiiig Trouble in parse_imm16!Bit number for indexing general register is out of range 0-15Byte address required. - must be even.Disassemble "register" namesDisassemble in ESA architecture modeDisassemble in z/Architecture modeDisassemble only into canonical instructions.Don't understand 0x%x Enable CDE extensions for coprocessor N spaceEnforce the designated architecture while decoding.Error processing section %u Error: read from memory failedExamine preceding label to determine an insn's typeFile has invalid ME-Config section.File has no ME-Config section.GPR odd is illegalHmmmm 0x%xImmediate is out of range -128 to 127Immediate is out of range -32768 to 32767Immediate is out of range -512 to 511Immediate is out of range -7 to 8Immediate is out of range -8 to 7Immediate is out of range 0 to 65535Invalid NFP option: %sInvalid size specifierLP_COUNT register cannot be used as destination registerLabel conflicts with `Rx'Label conflicts with register nameName well-known globalsNo relocation for small immediateNot a pc-relative address.Only $sp or $15 allowed for this opcodeOnly $tp or $13 allowed for this opcodeOperand is not a symbolOperand out of range. Must be between -32768 and 32767.Please report this bugPrint CP0 register and HWR names according to specified architecture.Print CP0 register names according to specified architecture. Default: based on binary being disassembled. Print FPR names according to specified ABI. Default: numeric. Print GPR and FPR names according to specified ABI. Print GPR names according to specified ABI. Default: based on binary being disassembled. Print HWR names according to specified architecture. Default: based on binary being disassembled. Print instruction description as commentPrint numeric register names, rather than ABI names.Print the CSR according to the chosen privilege spec.Print unknown instructions according to length from first two bitsRecognize DSP instructions.Recognize FPU QuarkSE-EM instructions.Recognize FPX DP instructions.Recognize FPX SP instructions.Recognize MSA instructions. Recognize NPS400 instructions.Recognize double assist FPU instructions.Recognize double precision FPU instructions.Recognize single precision FPU instructions.Recognize the Global INValidate (GINV) ASE instructions. Recognize the Loongson Content Address Memory (CAM) instructions. Recognize the Loongson EXTensions (EXT) instructions. Recognize the Loongson EXTensions R2 (EXT2) instructions. Recognize the Loongson MultiMedia extensions Instructions (MMI) ASE instructions. Recognize the eXtended Physical Address (XPA) ASE instructions. Recognize the virtualization ASE instructions. Register list is not validRegister must be between r0 and r7Register must be between r8 and r15Register number is not validSR/SelID is out of rangeSVE `movprfx' compatible instruction expectedSVE instruction expected after `movprfx'SelID is out of rangeSelect raw register namesSelect register names used by GCCSelect register names used in ARM's ISA documentationSelect register names used in the APCSSelect register names used in the ATPCSSelect special register names used in the ATPCSSmall operand was not an immediate numberSpecial purpose register number is out of rangeSyntax error: No trailing ')'The ME-Config section is corrupt.The following WebAssembly-specific disassembler options are supported for use with the -M switch: The percent-operator's operand is not a symbolUIMM = 00000 is illegalUIMM values >15 are illegalUIMM values >7 are illegalUnknown error %d Use canonical instruction forms. Use only hexadecimal number to print immediates.VSR overlaps ACC operandValue is not aligned enoughValue of A operand must be 0 or 1W keyword invalid in FR operand slot.W register expectedWarning: disassembly unreliable - not enough bytes availableWarning: illegal as 2-op instrWarning: illegal as emulation instrWarning: reserved use of A/L and B/W bits detectedWarning: unrecognised CALLA addressing modeaccepted values are from -1 to 6address register in load rangeaddress writeback expectedassertion fail %s:%dattempt to set 'at' bits when using + or - modifierattempt to set y bit when using + or - modifierbad case %d (%s) in %s:%dbad instruction `%.50s'bad instruction `%.50s...'bit,base is out of rangebit,base out of range for symbolbranch operand unalignedbranch to odd offsetbranch value not in range and to odd offsetbranch value out of rangebyte index must be a multiple of 8byte relocation unsupportedcannot use odd number destination registercannot use odd number source registercde coprocessor not between 0-7: %scgen_parse_address returned a symbol. Literal required.coproc must have an argument: %scoprocN argument takes options "generic", "cde", or "CDE": %sdestination register differs from preceding instructiondisplacement value is not aligneddisplacement value is not in range and is not aligneddisplacement value is out of rangedsp:16 immediate is out of rangedsp:20 immediate is out of rangedsp:24 immediate is out of rangedsp:8 immediate is out of rangeexpected `%s' after previous `%s'expected a range of four offsetsexpected a range of two offsetsexpected a selection register in the range w12-w15expected a selection register in the range w8-w11expected a single offset rather than a rangeexpecting got relative address: got(symbol)expecting got relative address: gotoffhi16(symbol)expecting got relative address: gotofflo16(symbol)expecting gp relative address: gp(symbol)extend operator expectedextraneous registerfirst register of the range should be r13floating-point immediate expectedfloating-point value must be 0.0 or 1.0floating-point value must be 0.5 or 1.0floating-point value must be 0.5 or 2.0illegal L operand valueillegal MEP INDEX setting '%x' in ELF header e_flags fieldillegal PL operand valueillegal WC operand valueillegal bitmaskillegal id (%d)illegal immediate valueillegal use of parenthesesimm10 is out of rangeimm:6 immediate is out of rangeimmediate is out of range 0-7immediate is out of range 1-2immediate is out of range 1-8immediate is out of range 2-9immediate offsetimmediate out of rangeimmediate too big for element sizeimmediate valueimmediate value cannot be registerimmediate value is out of rangeimmediate value out of rangeimmediate zero expectedincompatible L operand valueindex register in load rangeindex register xzr is not allowedinstruction opens new dependency sequence without ending previous oneinsufficient data to decode instructioninternal disassembler errorinternal error: bad insn unitinternal error: bad major codeinternal error: bad sparc-opcode.h: "%s" == "%s" internal error: bad sparc-opcode.h: "%s", %#.8lx, %#.8lx internal error: bad vliw->next_slot valueinternal error: broken opcode descriptor for `%s %s'internal error: cris_cgen_cpu_open: no endianness specifiedinternal error: cris_cgen_cpu_open: unsupported argument `%d'internal error: cris_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: don't know how to handle parsing resultsinternal error: epiphany_cgen_cpu_open: no endianness specifiedinternal error: epiphany_cgen_cpu_open: unsupported argument `%d'internal error: epiphany_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: fr30_cgen_cpu_open: no endianness specifiedinternal error: fr30_cgen_cpu_open: unsupported argument `%d'internal error: fr30_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: frv_cgen_cpu_open: no endianness specifiedinternal error: frv_cgen_cpu_open: unsupported argument `%d'internal error: frv_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: immediate() called with invalid byte count %dinternal error: ip2k_cgen_cpu_open: no endianness specifiedinternal error: ip2k_cgen_cpu_open: unsupported argument `%d'internal error: ip2k_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: iq2000_cgen_cpu_open: no endianness specifiedinternal error: iq2000_cgen_cpu_open: unsupported argument `%d'internal error: iq2000_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: lm32_cgen_cpu_open: no endianness specifiedinternal error: lm32_cgen_cpu_open: unsupported argument `%d'internal error: lm32_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: m32c_cgen_cpu_open: no endianness specifiedinternal error: m32c_cgen_cpu_open: unsupported argument `%d'internal error: m32c_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: m32r_cgen_cpu_open: no endianness specifiedinternal error: m32r_cgen_cpu_open: unsupported argument `%d'internal error: m32r_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: mep_cgen_cpu_open: no endianness specifiedinternal error: mep_cgen_cpu_open: unsupported argument `%d'internal error: mep_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: mt_cgen_cpu_open: no endianness specifiedinternal error: mt_cgen_cpu_open: unsupported argument `%d'internal error: mt_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: or1k_cgen_cpu_open: no endianness specifiedinternal error: or1k_cgen_cpu_open: unsupported argument `%d'internal error: or1k_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: unknown hardware resourceinternal error: unknown operand, %sinternal error: unrecognized field %d while building insninternal error: unrecognized field %d while decoding insninternal error: unrecognized field %d while getting int operandinternal error: unrecognized field %d while getting vma operandinternal error: unrecognized field %d while parsinginternal error: unrecognized field %d while printing insninternal error: unrecognized field %d while setting int operandinternal error: unrecognized field %d while setting vma operandinternal error: xstormy16_cgen_cpu_open: no endianness specifiedinternal error: xstormy16_cgen_cpu_open: unsupported argument `%d'internal error: xstormy16_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal relocation type invalidinternal: non-debugged code (test-case missing): %s:%dinvalid %function() hereinvalid Ddd valueinvalid R operandinvalid TH valueinvalid address type for operandinvalid addressing modeinvalid arithmetic immediateinvalid bat numberinvalid conditional optioninvalid constantinvalid counter accessinvalid extend/shift operatorinvalid immediate, must be 1, 2, or 4invalid increment amountinvalid mask fieldinvalid mfcr maskinvalid offsetinvalid offset: must be in the range [-512, -8] and be a multiple of 8invalid operand. type may have values 0,1,2 only.invalid position, should be 0, 16, 32, 48 or 64.invalid position, should be 0, 8, 16, or 24invalid position, should be 16, 32, 64 or 128.invalid position, should be one of: 0,4,8,...124.invalid post-increment amountinvalid registerinvalid register for stack adjustmentinvalid register nameinvalid register number, should be blinkinvalid register number, should be fpinvalid register number, should be pclinvalid register offsetinvalid register operand when updatinginvalid replicated MOV immediateinvalid shift amountinvalid shift operatorinvalid size value must be on range 1-64.invalid size, should be 1, 2, 4, or 8invalid size, value must be invalid sprg numberinvalid tbr numberinvalid value for CMEM ld/st immediateinvalid value for immediatejump hint unalignedjunk at end of linelast register of the range doesn't fitmerging predicate expected due to preceding `movprfx'mis-matched privilege spec set by %s=%s, the elf privilege attribute is %smissing `)'missing `]'missing extend operatormissing mnemonic in syntax stringmissing registermultipliernegative immediate value not allowednegative or unaligned offset expectedno shift amount allowed for 8-bit constantsnot a valid r0l/r0h pairoffset(IP) is not a valid formoperand is not zerooperand out of range (%ld not between %ld and %ld)operand out of range (%ld not between %ld and %lu)operand out of range (%lu not between %lu and %lu)operand out of range (0x%lx not between 0 and 0x%lx)operand out of range (not between 1 and 255)out of memoryoutput register of preceding `movprfx' expected as outputoutput register of preceding `movprfx' not used in current instructionoutput register of preceding `movprfx' used as inputparse_addr16: invalid opindex.percent-operator operand is not a symbolposition value is out of rangepredicate register differs from that in preceding `movprfx'predicated instruction expected after `movprfx'previous `movprfx' sequence not closedreading from a write-only registerreg pair must be contiguousreg pair must start from even regregister R30 is a limm indicatorregister element indexregister must be BLINKregister must be GPregister must be ILINK1register must be ILINK2register must be PCLregister must be R0register must be R1register must be R2register must be R3register must be SPregister must be either r0-r3 or r12-r15register name used as immediate valueregister numberregister number must be evenregister out of rangeregister size not compatible with previous `movprfx'register source in immediate moveregister unavailable for short instructionsrelocation invalid for storerotate expected to be 0, 90, 180 or 270rotate expected to be 90 or 270second reg in pair should be xzr if first is xzrshift amountshift amount must be 0 or 12shift amount must be 0 or 16shift amount must be 0 or 8shift amount must be a multiple of 16shift is not permittedshift operator expectedsize register differs from preceding instructionsource and target register operands must be differentsource register differs from preceding instructionspecified register cannot be read fromspecified register cannot be written tostack pointer register expectedstart register out of rangestarting offset is not a multiple of 2starting offset is not a multiple of 4syntax error (expected char `%c', found `%c')syntax error (expected char `%c', found end of instruction)the register-index form of PRFM does not accept opcodes in the range 24-31the three register operands must be distinct from one anotherthis `%s' should have an immediately preceding `%s'undefinedunexpected address writebackunknownunknown 0x%02lxunknown 0x%04lxunknown BPF CPU version %u unknown S/390 disassembler option: %sunknown constraint `%c'unknown operand shift: %xunknown privileged spec set by %s=%sunknown reg: %dunrecognised disassembler CPU option: %sunrecognised disassembler option: %sunrecognised register name set: %sunrecognized disassembler option with '=': %sunrecognized disassembler option: %sunrecognized form of instructionunrecognized instructionvalue must be a multiple of 16value must be in the range 0 to 240value must be in the range 0 to 28value must be in the range 0 to 31value must be in the range 1 to value must be power of 2value out of range 1 - 256vector5 is out of rangevector8 is out of rangewarning: ignoring unknown -M%s optionwidth value is out of rangewriting to a read-only registerProject-Id-Version: opcodes 2.42.90 Report-Msgid-Bugs-To: https://sourceware.org/bugzilla/ POT-Creation-Date: 2024-07-20 12:57+0100 PO-Revision-Date: 2024-12-13 10:02+0800 Last-Translator: Grégoire Scano Language-Team: French Language: fr MIME-Version: 1.0 Content-Type: text/plain; charset=UTF-8 Content-Transfer-Encoding: 8bit X-Bugs: Report translation errors to the Language-Team address. Plural-Forms: nplurals=2; plural=(n > 1); X-Generator: Poedit 2.4.2 no-aliases Utiliser les formes d'instructions canoniques. numeric Affiche le nom des registres numériques, au lieu de leur nom ABI. Pour les options ci-dessus, les valeurs suivantes sont prises en charge pour "%s" : aliases Afficher les alias des instructions. compact-assembly N'emet pas une nouvelle ligne entre les paquets d'instructions. debug_dump Interrupteur temporaire pour la trace de débogage. no-aliases Ne pas afficher les alias des instructions. no-compact-assembly Emet une nouvelle ligne entre les paquets d'instructions. no-notes Ne pas afficher les instructions. no-pc Ne pas afficher le préfixe de compteur de programme. ctx4 Forcer le désassemblage en mode 4-context. ctx8 Forcer le mode 8-context, a la préséance. notes Afficher les alias les instructions. pretty Affiche des mots de 32-bits dans l'ordre naturel correspondant aux instructions réordonnées. Les options spécifiques AARCH64 du désassembleur sont prises en charge avec l’utilisation de l’option -M (les options multiples doivent être séparées par des virgules) : Les options spécifiques ARC du désassembleur sont prises en charge avec l’utilisation de l’option -M (les options multiples doivent être séparées par des virgules) : Les options suivantes spécifiques au désassemblage ARM sont prises en charge avec l’utilisation de l’option -M : Les options spécifiques BFP du désassembleur sont prises en charge avec l’utilisation de l’option -M (les options multiples doivent être séparées par des virgules) : Les options spécifiques KVX du désassembleur sont prises en charge avec l’utilisation de l’option -M (les options multiples doivent être séparées par des virgules) : Les options spécifiques LoongArch du désassembleur sont prises en charge avec l’utilisation de l’option -M (les options multiples doivent être séparées par des virgules) : Les options spécifiques MIPS du désassembleur sont prises en charge avec l’utilisation de l’option -M (les options multiples doivent être séparées par des virgules) : Les options spécifiques NFP du désassembleur sont prises en charge avec l’utilisation de l’option -M (les options multiples doivent être séparées par des virgules) : Les options spécifiques PPC suivantes sont prises en charge avec l’utilisation de l’option -M : Les options spécifiques RISC-V du désassembleur sont prises en charge avec l’utilisation de l’option -M (les options multiples doivent être séparées par des virgules) : Les options spécifiques S/390 du désassembleur sont prises en charge avec l’utilisation de l’option -M (les options multiples doivent être séparées par des virgules) : Les options spécifiques i386/x86-64 du désassembleur sont prises en charge avec l’utilisation de l’option -M (les options multiples doivent être séparées par des virgules) : Avertissement : Le décompilation peut être incorrecte en raison du choix de classe d'opcode supposées. Utiliser -M pour sélectionner la ou les classes d’opcode correctes. Avertissement : non valable comme instruction à 2 opérandes. pseudoc Utilise un syntaxe pseudo-c. v1,v2,v3,v4,xbpf Version de l'ISA BPF à utiliser. hex,oct,dec Affiche la base numérique pour les immédiats. addr16 Supposer un adressage 16 bits addr32 Supposer un adressage 32 bits addr64 Supposer un adressage 64 bits amd64 Afficher les instructions en AMD64 ISA att Afficher les instructions en syntaxe AT&T att-mnemonic (syntaxe AT&T uniquement) Afficher les instructions avec les mnémoniques AT&T data16 Supposer une taille de données sur 16 bits data32 Supposer une taille de données sur 32 bits i386 Désassembleur en mode 32 bits i8086 Désassembleur en mode 16 bits intel Afficher les instructions en syntaxe Intel intel-mnemonic (syntaxe AT&T uniquement) Afficher les instructions avec les mnémoniques Intel intel64 Afficher les instructions en Intel64 ISA suffix Toujours afficher les suffixes d’instruction en syntaxe AT&T x86-64 Désassembleur en mode 64 bits # erreur interne, modificateur indéfini (%c)# erreur interne, opérande « %s %s » indéfini# erreur interne, étiquette non connue dans le modèle d'opérande (%s)$%dsp16() prend une adresse symbolique, pas un nombre%dsp8() prend une adresse symbolique, pas un nombreopérateur LSL interditopérateur ROR interditdécalage (DP) hors intervalle.décalage (SP) hors intervalle.(inconnu(e))illégal*type d’opérande inconnu : %d**inconnu(e)*.décalage de 21 bits hors intervalleL’adressage 64 bits est désactivé [][ABANDONNER : opérande inconnuErreur rencontrée pendant la génération des opérations d'instruction étendueConsidérer tous les insns comme des index insnsTentative de repérage d’un index de bit de 0La valeur de BO n'implique aucun indice de branche, lors de l'utilisation du modificateur + ou -Expression immédiate erronéeRegistre erroné dans un post-incrémentRegistre erroné dans un pré-incrémentNom de registre érronéGrooos problème dans parse_imm16 !Bits pour indexer les registres généraux hors intervalle (0-15)Adresse d’octet requise - doit être paire.Désassemble les noms de « registre »Désassemble en mode architecture ESADésassemble en mode z/ArchitectureDésassembler uniquement en instructions canoniques.Incompréhensible : 0x%x Activer les extensions CDE pour l'espace N de coprocesseurImpose l'architecture désignée lors du décodage.Echec de traitement de la section %u Erreur : lecture depuis la mémoire échouéeExaminer l’étiquette précédente pour déterminer le type d’insnsLe fichier a une section ME-Config invalide.Le fichier n'a pas de section ME-Config.parité GPR illégaleHummmm 0x%xValeur immédiate hors intervalle (-128 à 127)Valeur immédiate hors intervalle (-32768 à 32767)Valeur immédiate hors intervalle (-512 à 511)Valeur immédiate hors intervalle (-7 à 8)Valeur immédiate hors intervalle (-8 à 7)Valeur immédiate hors intervalle (0 à 65535)Option NFP non valable : %sIndicateur de taille invalidele registre LP_COUNT ne peut pas être utilisé comme registre de destinationConflit d’étiquette avec « Rx »Conflits d’étiquette avec le nom de registreNommer les globals bien connusAucune de repositionnement pour une petite valeur immédiateN’est pas une adresse de type PC.Seuls $sp ou $15 sont autorisés avec cet opcodeSeuls $tp ou $13 sont autorisés avec cet opcodeL’opérande n’est pas un symboleOpérande hors intervalle. Doit être compris entre -32768 et 32767.Veuillez rapporter ce bogueAfficher les noms des registres CP0 et HWR selon l’architecture spécifiée.Afficher les noms des registres CP0 selon l’architecture spécifiée. Par défaut : à partir du binaire désassemblé. Afficher les noms FPR selon l’ABI spécifiée. Par défaut : numérique. Afficher les noms GPR et FPR selon l’ABI spécifiée. Afficher les noms GPR selon l’ABI spécifiée. Par défaut : à partir du binaire désassemblé. Afficher les noms HWR selon l’architecture spécifiée. Par défaut : à partir du binaire désassemblé. Affiche la description des instructions comme commentairesAffiche le nom des registres numériques, au lieu de leur nom ABI.Afficher le CSR selon la spécification de privilège choisie.Affiche les instructions inconnues suivant la longueur de leur deux premiers bitsReconaissance des instructions DSP.Reconnaissance des instructions FPU QuarkSE-EM.Reconaissance des instructions FPX DP.Reconaissance des instructions FPX SP.Reconaissance des instructions MSA. Reconaissance des instructions NPS400.Reconnaissance des instructions FPU double assist.Reconnaissance des instructions FPU double précision.Reconnaissance des instructions FPU simple précision.Reconnaissance du jeu d'instructions Global INValidate (GINV) ASE. Reconnaissance du jeu d'instructions Loongson Content Address Memory (CAM). Reconnaissance du jeu d'instructions Loongson EXTensions (EXT). Reconnaissance du jeu d'instructions Loongson EXTensions R2 (EXT2). Reconnaissance du jeu d'instructions Loongson MultiMedia extensions Instructions (MMI) ASE. Reconnaissance des instructions ASE d'adressage physique étendu (XPA). Reconnaissance des instructions de vectorisation ASE. Liste de registres invalideLe numéro de registre doit être compris entre r0 et r7Le numéro de registre doit être compris entre r8 et r15Numéro de registre invalide SR/SelID hors intervalleinstruction compatible "movprfx" SVE attendueinstruction SVE attendue après "movprfx"SelID hors intervalleSélectionner les noms de registres brutsSélectionner les noms de registres utilisés par GCCSélectionner les noms de registres utilisés dans la documentation ISA pour ARMSélectionner les noms de registres utilisés par APCSSélectionner les noms de registres utilisés par ATPCSSélectionner les noms de registres spéciaux utilisés par ATPCSLe petit opérande n’était pas un nombre immédiatNuméro de registre spécial hors intervalleErreur de syntaxe : pas de « ) » en suffixeLa section ME-Config est corrompue.Les options suivantes spécifiques au désassemblage WebAssembly sont prises en charge avec l’utilisation de l’option -M : L’opérande de l’opérateur % n’est pas un symboleUIMM = 00000 est illégal.UIMM values >15 est illégal.UIMM values >7 est illégal.Erreur %d inconnue Utiliser les formes d'instructions caniniques. Utilise seulement la notation héxadécimale pour l'affichage.VSR chevauche l'opérande ACCValeur mal alignéeLa valeur de l’opérande A doit être 0 ou 1mot clef W invalide dans le slot de l’opérande FR.registre W attenduAvertissement : désassembleur inutilisable — pas assez de données disponiblesAvertissement : non valable comme instruction à 2 opérandesAvertissement : non valable comme instruction d’émulationAvertissement : détection d’utilisation réservée de bits A/L et B/WAvertissement : mode d’adressage CALLA inconnuintervalle de valeur acceptées -1 à 6registre d’adresse dans la plage de chargementcache writeback d'adresses attenduassertion échouée %s : %dtentative d’initialisation du bit 'at' lors de l’utilisation du modificateur + ou -tentative d’initialisation du bit y lors de l’utilisation du modificateur + ou -Cas erroné %d (%s) dans %s : %dinstruction « %.50s » erronéeinstruction « %.50s… » erronéebit,base hors intervallebit,base hors intervalle pour un symboleopérande de branchement non alignébranchement avec un décalage impairvaleur de branchement hors intervalle et avec un décalage impairvaleur de branchement hors intervallel'index d'un octet doit être un multiple de 8repositionnement d’octet indisponibleimpossible d’utiliser le registre de destination de nombre impairimpossible d’utiliser le registre source de nombre impairle coprocesseur CDE n'est pas entre 0 et 7 : %scgen_parse_address a retourné un symbole. Symbole requis.coproc doit avoir un argument : %sl'argument coprocN prend les options « generic », « cde », ou « CDE » : %sle registre de destination diffère de celui de l'instruction précédentevaleur de déplacement non alignéeLa valeur de déplacement hors intervalle et non alignéevaleur de déplacement hors intervallevaleur immédiate dsp:16 hors intervallevaleur immédiate dsp:20 hors intervallevaleur immédiate dsp:24 hors intervallevaleur immédiate dsp:8 hors intervalleattend « %s » après « %s »plage de quatres décalages attendueplage de deux décalages attendueregistre de sélection dans la plage w12-w15 attenduregistre de sélection dans la plage w8-w11 attenduun seul décalage attendu au lieu d'une plageadresse relative GOT attendue : got(symbole)adresse relative GOT attendue : gotoffhi16(symbole)adresse relative GOT attendue : gotofflo16(symbole)adresse relative GP attendue : gp(symbole)opérateur étendu attenduregistre externele premier registre du rang devrait être r13valeur immédiate en virgule flottante attenduela valeur en virgule doit être 0,0 ou 1,0la valeur en virgule doit être 0,5 ou 1,0la valeur en virgule doit être 0,5 ou 2,0valeur d’opérande L illégaleparamètre INDEX MEP « %x » illégal dans le champ e_flags de l'en-tête ELFvaleur d’opérande PL illégalevaleur d’opérande WC illégalemasque de bits illégalid illégal (%d)valeur immédiate illégaleusage illégal des parenthèsesimm10 hors intervallevaleur immédiate imm:6 hors intervallevaleur immédiate hors de l’intervalle 0-7valeur immédiate hors de l’intervalle 1-2valeur immédiate hors de l’intervalle 1-8valeur immédiate hors de l’intervalle 2-9décalage immédiatvaleur immédiate hors intervallevaleur immédiate trop grande pour la taille de l’élémentvaleur immédiateLa valeur immédiate ne doit pas être un registrevaleur immédiate hors intervallevaleur immédiate hors intervallevaleur immédiate égale à zéro attenduevaleur d’opérande L incompatibleregistre d’index dans la plage de chargementregistre d’index xzr non autorisél'instruction ouvre une nouvelle séquence de dépendance sans mettre fin à la précédentedonnées insuffisantes pour décoder l'instructionerreur interne du désassembleurerreur interne : unité d'instruction erronéeerreur interne : code majeur erronéerreur interne : sparc-opcode.h erroné : « %s » == « %s » erreur interne : sparc-opcode.h erroné : « %s », %#.8lx, %#.8lx erreur interne : vliw->next_slota une mauvaise valeurerreur interne : description d'opcode cassée pour : « %s %s »erreur interne : cris_cgen_cpu_open : boutisme non définierreur interne : cris_cgen_cpu_open : argument %d non pris en chargeerreur interne : cris_cgen_rebuild_tables : confilt de valeurs insn-chunk-bitsize : « %d » vs. « %d »erreur interne : pas de méthode connue pour analyser les résultatserreur interne : epiphany_cgen_cpu_open : boutisme non définierreur interne : epiphany_cgen_cpu_open : argument « %d » non pris en chargeerreur interne : epiphany_cgen_rebuild_tables : confilt de valeurs insn-chunk-bitsize : « %d » vs. « %d »erreur interne : fr30_cgen_cpu_open : boutisme non définierreur interne : fr30_cgen_cpu_open : argument « %d » non pris en chargeerreur interne : fr30_cgen_rebuild_tables : confit de valeurs insn-chunk-bitsize : « %d » vs. « %d »erreur interne : frv_cgen_cpu_open : boutisme non définierreur interne : frv_cgen_cpu_open : argument « %d » non pris en chargeerreur interne : frv_cgen_rebuild_tables : confilt de valeurs insn-chunk-bitsize : « %d » vs. « %d »erreur interne : immediate() appelée avec un nombre d'octets invalide (%d)erreur interne : ip2k_cgen_cpu_open : boutisme non définierreur interne : ip2k_cgen_cpu_open : argument « %d » non pris en chargeerreur interne : ip2k_cgen_rebuild_tables : confilt de valeurs insn-chunk-bitsize : « %d » vs. « %d »erreur interne : iq2000_cgen_cpu_open : boutisme non définierreur interne : iq2000_cgen_cpu_open : argument « %d » non pris en chargeerreur interne : iq2000_cgen_rebuild_tables : confilt de valeurs insn-chunk-bitsize : « %d » vs. « %d »erreur interne : lm32_cgen_cpu_open : boutisme non définierreur interne : lm32_cgen_cpu_open : argument « %d » non pris en chargeerreur interne : lm32_cgen_rebuild_tables : confilt de valeurs insn-chunk-bitsize : « %d » vs. « %d »erreur interne : m32c_cgen_cpu_open : boutisme non définierreur interne : m32c_cgen_cpu_open : argument « %d » non pris en chargeerreur interne : m32c_cgen_rebuild_tables : confilt de valeurs insn-chunk-bitsize : « %d » vs. « %d »erreur interne : m32r_cgen_cpu_open : boutisme non définierreur interne : m32r_cgen_cpu_open : argument « %d » non pris en chargeerreur interne : m32r_cgen_rebuild_tables : confilt de valeurs insn-chunk-bitsize : « %d » vs. « %d »erreur interne : mep_cgen_cpu_open : boutisme non définierreur interne : mep_cgen_cpu_open : argument « %d » non pris en chargeerreur interne : mep_cgen_rebuild_tables : confilt de valeurs insn-chunk-bitsize : « %d » vs. « %d »erreur interne : mt_cgen_cpu_open : boutisme non définierreur interne : mt_cgen_cpu_open : argument « %d » non pris en chargeerreur interne : mt_cgen_rebuild_tables : confilt de valeurs insn-chunk-bitsize : « %d » vs. « %d »erreur interne : or1k_cgen_cpu_open : boutisme non définierreur interne : or1k_cgen_cpu_open : argument « %d » non pris en chargeerreur interne : or1k_cgen_rebuild_tables : confilt de valeurs insn-chunk-bitsize : « %d » vs. « %d »erreur interne : ressource matérielle inconnueerreur interne : opérande « %s » inconnuerreur interne : champ %d inconnu lors de la construction d’instructionerreur interne : champ %d inconnu lors du décodage d’instruction.erreur interne : champ %d inconnu lors de l’obtention d’un opérande int.ereur interne : champ %d inconnu lors de l’obtention d’un opérande vma.erreur interne : Champ %d inconnu lors de l’analyseerreur interne : champ %d inconnu lors de l’affichage d’instruction.erreur interne : champ %d inconnu lors de l’initialisation d’un opérande int.errer interne : champ %d inconnu lors de l’initialisation d’un opérande vma.erreur interne : xstormy16_cgen_cpu_open : boutisme non définierreur interne : xstormy16_cgen_cpu_open : argument « %d » non pris en chargeerreur interne : xstormy16_cgen_rebuild_tables : confilt de valeurs insn-chunk-bitsize : « %d » vs. « %d »repositionnement interne de type invalideinterne : code non débogué (test manquant) : %s : %d%function() invalide à cette positionnuméro Ddd invalideopérateur R invalidenuméro TH invalidetype d’adresse incorrecte pour l’opérandemode d’adressage incorrectearithmetique immédiate invalidenuméro bat invalideoption conditionnelle invalideconstante invalideaccès compteur invalideopérateur étendu ou de décalage invalideImmediat incorrecte, devrait être 1, 2 ou 4longueur d'incrément invalidechamp de masque invalidemasque mfcr invalideoffset invalidedécalage invalide : doit être dans l'intervalle [-512, -8] et un multiple de 8opérande invalide. Type doit être 0, 1 ou 2 seulement.position incorrecte, devrait être 0, 16, 32, 48 ou 64.position incorrecte, devrait être 0, 8, 16 ou 24position incorrecte, devrait être 16, 32, 64 ou 128.position incorrecte, devrait être 0, 4, 8… 124.longueur de post-incrément invalideregistre invalideregistre invalide pour l’ajustement de la pilenom de registre invalidenuméro de registre invalide, devrait être blinknuméro de registre invalide, devrait être fpnuméro de registre invalide, devrait être pcldécalage de registre invalideopérande de registre invalide lors de la mise à jourvaleur immédiate répliquée MOV incorrectelongueur de décalage invalideopérateur de décalage invalidetaille incorrecte, doit être dans l’intervalle 1 à 64.taille incorrecte, devrait être 1, 2, 4 ou 8taille incorrecte, devrait être numéro de registre spécial invalidenuméro tbr invalidevaleur immédiate invalide pour les valeurs immédiates CMEM ld/stvaleur immédiate invalidesaut indicé non alignérebut en fin de lignele dernier registre du rang ne correspond pasprédiction de fusion attendue en raison de l'instruction précédente "movprfx"spécification de privilèges incohérente %s=%s, l'attribut de privilège elf est %s« ) » manquante« ] » manquantopérateur étendu manquantmnémonique manquante dans la chaîne de syntaxeregistre manquantmultiplicateurvaleur immédiate négative interditedécalage négatif ou non aligné attendulongueur de décalage interdite pour les constantes 8 bitscouple r0l/r0h invalideformat de décalage (IP) invalideL’opérande n’est pas zéroopérande hors intervalle (%ld n’est pas entre %ld et %ld)opérande hors intervalle (%ld n’est pas entre %ld et %lu)opérande hors intervalle (%lu n’est pas entre %lu et %lu)opérande hors intervalle (0x%lx n’est pas entre 0 et 0x%lx)opérande hors intervalle (pas entre 1 et 255)mémoire saturéeregistre de sortie de l'instruction précédente "movprfx" attendu comme sortieregistre de sortie de l'instruction précédente "movprfx" non utilisé par l'instruction couranteregistre de sortie de l'instruction précédente "movprfx" utilisé comme entréeparse_addr16 : opindex invalide.L’opérande de l’opérateur % n’est pas un symbolevaleur de position hors intervalleregistre prédit différent de celui de l'instruction précédente "movprfx"instuction prédite attendue après "movprfx"la précédente séquence "movprfx" n'est pas terminéelecture depuis un registre en lecture / écritureUn registre paire doit être continuUn registre paire doit commencer par un même registrele registre R30 est un indicateur de limmindex d’élément de registrele registre doit être BLINKle registre doit être GPle registre doit être ILINK1le registre doit être ILINK2le registre doit être PCLle registre doit être R0le registre doit être R1le registre doit être R2le registre doit être R3le registre doit être SPle registre doit être dans la plage r0-r3 ou r12-r15nom de registre utilisé comme valeur immédiatenuméro de registreLe numéro de registre doit être pairregistre hors intervalletaille de registre incompatible avec l'instruction précédente "movprfx"registre source déplacé dans une valeur immédiateregistre indisponible pour les instructions courtesrepositionnement invalide du magasinrotation attendue de 0, 90, 180 ou 270rotation attendue de 90 ou 270le second registre de la pair devrait être xzr si le premier est xzrlongueur du décalagela longueur de décalage doit être 0 ou 12longueur de décalage attendue de 0 ou 16longueur de décalage attendu de 0 ou 8la longueur de décalage doit être un multiple de 16décalage interditopérateur de décalage attendule registre de taille diffère de celui de l'instruction précédenteles opérandes des registres source et cible doivent être différentsle registre source diffèr de celui de l'instruction précédentele registre spécifié ne peut pas être lu depuisle registre spécifié ne peut pas être écrit versregistre de pointeur de pile attenduregistre de démarrage hors intervallele décalage de démarrage n'est pas un multiple de 2le décalage de démarrage doit être un multiple de 4erreur de syntaxe (caractère « %c » attendu, « %c » trouvé)erreur de syntaxe (caractère « %c » attendu, fin de l’instruction trouvée)la forme index-registre de PRFM n'accepte pas des opcodes dans la plage 24-31les opérandes des trois registres doivent être distincts les uns des autres« %s » doit être immédiatement précédé de « %s » indéfini(e)cache writeback d’adresses inattenduinconnu(e)inconnu 0x%02lxinconnu 0x%04lxversion %u de CPU BPF inconnue option S/390 du désassembleur inconnue : %scontrainte « %c » inconnuedécalage d’opérande inconnu : %xspécification de privilège inconnue définie par %s=%sregistre inconnu : %doption CPU du désassembleur inconnue : %soption du désassembleur inconnue : %sjeu de registres inconnu : %soption du désassembleur inconnue avec '=' : %soption du désassembleur inconnue : %sforme d’instruction inconnueinstruction inconnuela valeur doit être un multiple de 16la valeur doit être dans l’intervalle 0 à 240la valeur doit être dans l’intervalle 0 à 28la valeur doit être dans l’intervalle 0 à 31la valeur doit être dans l’intervalle 1 à la valeur doit être une puissance de 2valeur hors de l’intervalle 1 à 256vector5 hors intervallevector8 hors intervalleavertissement : l'option inconnue -M%s est ignoréevaleur de largeur hors intervalleécriture depuis un registre en lecture / écriturePRIx64Address 0x% is out of bounds. Adresse 0x% hors intervalle.